編寫應用程式名稱
|
設計檔案
|
須有原生 ECAD 工具
|
Creo View 支援的其他匯出格式
|
註解
|
Creo Schematics
|
是
|
EDA
|
來自 Creo Schematics 的原生設計檔案
|
|
Altium Designer Layout
|
*.dsn
|
否
|
Gerber
ODB++
DSN
IDF
IPC-2581
請注意,針對 *.cvg 檔案中的某些電路層,電路層側不正確。
|
將設計匯出為 DSN 或建立 TGZ 檔案以讀入 Creo View。
|
Altium Designer Schematic - 最高為 19.0 的各版本
|
*.dsnwrk
*.prjpcb
*.schdoc (ASCII 檔案輸入)
|
否
|
將每個電路圖工作表另存為 ASCII 檔案。
|
|
Cadence Allegro DE-HDL/OrCAD CIS/PCB Designer - 16.6 與 17.2 版
|
*.cpm
*.dsn
*.dra
*.mdd
*.bri
*.brd
|
使用 Allegro PCB Designer 時,您必須安裝 16.6 版或更新版本並擁有其授權,才能在 Creo View 可檢視項中正確顯示 Allegro 字型。
如果您未安裝工具,會取代近似字型,且其顯示可能會在下列方面與原始字型不同:
• 字型大小
• 文字方位
欲檢視 Cadence 17 中引進的某些焊盤形狀,您必須已安裝 Hotfix_SPB17.00.002。
對於其他所有情況,則不需要工具。
|
IDF
DSN (路由器)
ODB++
IPC-2581
|
|
Cadence Allegro Package Designer (APD) - 最高為 17.2 的各版本
|
*.mcm
*.sip
|
使用 APD 時,您必須安裝 16.6 版或更新版本並擁有其授權,才能在 Creo View 可檢視項中正確顯示 Allegro 字型。
如果您未安裝工具,會取代近似字型,且其顯示可能會在下列方面與原始字型不同:
• 字型大小
• 文字方位
欲檢視 Cadence 17 中引進的某些焊盤形狀,您必須已安裝 Hotfix_SPB17.00.002。
對於其他所有情況,則不需要工具。
|
IDF
DSN (路由器)
ODB++
|
|
ECAD 電路圖
|
否
|
EDA
|
您可以將設計儲存為 EDA 檔案。有關支援功能的資訊,請參閱從 Creo Schematics 開啟檔案。
|
|
Mentor Graphics EDM - 最高為 VX.2.5 的各版本
|
*.edx
|
否
|
EDM
|
Mentor EDM 會針對包含一個「PCB 配置圖」設計與一個「電路圖」設計的 Mentor EDM 產生 Creo View 可檢視項。
|
Mentor Graphics PADS Layout - 最高為 VX.2.5 的各版本
|
*.pcb
|
是
|
ASC
DSN
IDF
ODB++
|
|
Mentor Graphics PADS Logic
|
*.edf
|
需要協力廠商 EDIF 200 寫入程式。
|
客戶需要從 Elgris Technologies igor@elgris.com 購買應用程式。
|
|
Mentor Graphics PADS Professional Schematic and Layout - 最高為 VX.2.5 的各版本
|
*.pcb
*.prj
|
是
|
GenCAD
Gerber
IDF
ODB++
|
Expedition 工具資料夾中需要 Decryptdata.exe。
|
Mentor Graphics xDX Designer/ Xpedition - 最高為 VX.2.5 的各版本
|
*.hkp
*.pcb
*.prj
|
需要 Mentor Graphics Expedition Enterprise 2007 的介面。您必須安裝 Mentor Graphics Expedition。
|
HKP
ODB++
IDF
Gerber
IPC-2581 revB
GenCAD
|
Expedition 工具資料夾中需要 Decryptdata.exe。
|
Zuken CR-5000 Board Designer - 最高為 v20 的各版本
|
*.pcb
|
欲檢視 BMB 檔案,不必使用原生 ECAD 工具。
欲產生中繼 BMB 檔案,須安裝 Zuken Board Designer。
|
IDF
BMB
IPC-2581
|
欲從 Creo View 中的 Board Designer 開啟 IDF 檔案,您必須將檔案副檔名從 *.brd 變更為 *.bdf。
從 Creo View 4.0 開始,當與電路圖設計同步處理時,會使用接腳名稱。之前使用的是接腳編號,即內部產生的編號。
|
Zuken CR-5000 System Designer - 最高為 v21 的各版本
|
*.cir 目錄 (*.sht 檔案)
|
是
|
EDIF 200
|
|
Zuken CR-8000 Design Force - 最高為 2019.00-x 的各版本
|
*.dsgn
|
是
|
ODB++
IPC-2581
BMB
|
如果 DESIGN TYPE 屬性值不可用,PART NAME 會顯示出來。
|
Zuken CR-8000 Design Gateway - 最高為 2019.00-x 的各版本
|
*.cir 目錄 (*.sht 檔案)
|
是
|
EDIF 200
|
檔案類型
|
設計類型
|
副檔名
|
CADIF
|
PCB 配置
|
*.paf
*.cdf
|
EDIF 200
|
示意圖
|
*.edf
*.eds
*.edi
|
ODB++
|
PCB 配置圖或覆蓋
|
*.tar
*.z
*.tgz
*.gz
矩陣檔案
|
GenCAD
|
PCB 配置
|
*.cad
|
Gerber - 274X 與 274D 版本
|
PCB 配置圖或覆蓋
|
*.art
*.grb
*.pho
*.gdo
|
IDF - 僅限電路板檔案
|
ECAD-MCAD 協同作業
PCB 配置
|
*.emn
*.emp
*.idf
*.bdf
|
IDX
|
基準線
|
*.idx
|
IFF
|
示意圖
|
*.iff
|
IPC-2581 RevA 與 RevB
|
PCB 配置
|
*.cvg
*.xml
|
SPECCTRA DSN
|
PCB 配置
|
*.dsn
|